题目内容 (请给出正确答案)
[主观题]

已知TTL集成施密特触发器CT74132和同步4位二进制加法计数器CT74161组成如图6.13所示电路;图6.1

4为CT74132的电压传输特性曲线(CT74161的功能表在此从略,可查阅).

(1)分别指出图6.13中两部分电路组成什么功能的电路(名称).

(2)分析CT74161组成的电路,画出状态转换图.

(3)试画出uA、uB、uC(CO为进位输出端)的对应波形.

已知TTL集成施密特触发器CT74132和同步4位二进制加法计数器CT74161组成如图6.13所示

已知TTL集成施密特触发器CT74132和同步4位二进制加法计数器CT74161组成如图6.13所示

查看答案
如搜索结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能会需要:
您的账号:
发送账号密码至手机
发送
更多“已知TTL集成施密特触发器CT74132和同步4位二进制加法…”相关的问题

第1题

(1)如图10.93(a)和10.93(b)所示的十进制加法计数器CT74160和4位二进制加法计数器CT74161构成的
(1)如图10.93(a)和10.93(b)所示的十进制加法计数器CT74160和4位二进制加法计数器CT74161构成的

可控计数器,当控制信号C,A等于1和控制信号C,A等于0时,分别实现几进制计数器.

(2)用74161实现91进制计数器.

点击查看答案

第2题

集成施密特触发器和4位同步二进制加法器74LVC161组成的电路如图题9.2.4所示。(1)分别说明图中两
集成施密特触发器和4位同步二进制加法器74LVC161组成的电路如图题9.2.4所示。(1)分别说明图中两

集成施密特触发器和4位同步二进制加法器74LVC161组成的电路如图题9.2.4所示。

(1)分别说明图中两部分电路的功能;

(2)画出图中74LVC161组成的电路的状态图;

(3)画出图中va、vb和v0的对应波形。

点击查看答案

第3题

试用两片4位二进制同步加法计数器CT74161及少量门电路构成100进制计数器.

点击查看答案

第4题

分析图10.95(a)所示电路.(1)画出CT74161(4位二进制加法计数器)Q3Q2Q1Q0的状态
分析图10.95(a)所示电路.(1)画出CT74161(4位二进制加法计数器)Q3Q2Q1Q0的状态

转换图.假设Q3Q2Q1Q0的初始状态均为0,说明CT74161构成几进制计数器.

(2)说明C174138电路实现的功能.

(3)写出图10.95(a)完成的电路功能符合ABEL语言(GAL16V8如图10.95(b)所示)或VHDL语言的用户原文件(可省略测试向量段).

点击查看答案

第5题

位二进制加法计数器CT74161和集成单稳态触发器CT74LS121组成如图P6.10(a)所示的电路.(1)分析CT
位二进制加法计数器CT74161和集成单稳态触发器CT74LS121组成如图P6.10(a)所示的电路.(1)分析CT

位二进制加法计数器CT74161和集成单稳态触发器CT74LS121组成如图P6.10(a)所示的电路.

(1)分析CT74161组成电路,画出转换状态图.

(2)估算CT74LS121组成电路的输出脉宽Tw值.

(3)设CP为方波(周期Td≥1ms),在图P6.10(b)中画出图P6.10(a)中u1、u0两点的工作波形.

点击查看答案

第6题

74LS163是集成4位二进制(十六进制)同步加法计算器()

74LS163是集成4位二进制(十六进制)同步加法计算器()

点击查看答案

第7题

如图所示逻辑电路由CT74161(同步四位二进制计数器)和CT74151(八选一数据选择器)组成。

如图所示逻辑电路由CT74161(同步四位二进制计数器)和CT74151(八选一数据选择器)组成。

点击查看答案

第8题

图题6-25所示为具有同步清除功能的同步四位二进制加法计数器74LS163组成的计数器电路,试说明

图题6-25所示为具有同步清除功能的同步四位二进制加法计数器74LS163组成的计数器电路,试说明该计数电路是多少进制。

点击查看答案

第9题

图题 6-24所示为异步4位二进制加法计数器74LS293组成的计数器电路,试说明该计数电路是多少进

图题 6-24所示为异步4位二进制加法计数器74LS293组成的计数器电路,

试说明该计数电路是多少进制计数器,并说明复位信号RESET的有效电平,

点击查看答案

第10题

用一片如图A1-4所示的4位二进制加法计数器74161和必要的逻辑门电路设计一个可控计数器,要求当控制信号M=1时

用一片如图A1-4所示的4位二进制加法计数器74161和必要的逻辑门电路设计一个可控计数器,要求当控制信号M=1时,实现七进制计数器;而当控制信号M=0时,实现十三进制计数器。画出所设计的可控计数器的逻辑电路。

点击查看答案

第11题

集成4位二进制计数器CT74161的逻辑符号如图所示,其功能表如表所示,触发器输出低位到高位的次序是Q0至Q3,输

集成4位二进制计数器CT74161的逻辑符号如图所示,其功能表如表所示,触发器输出低位到高位的次序是Q0至Q3,输出C=ETQ3Q2Q1Q0。试用一片CT74161采用输出C预置法实现十二进制计数器,画出电路连接图。

CT74161的功能表

bar{R}_{D}bar{LD}EPETCP功能
0

1

1

1

1

1

×

0

1

1

1

1

×

×

0

0

1

1

×

×

0

1

0

l

×

复位

预置

保持

保持

保持

计数

点击查看答案
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改
温馨提示
每个试题只能免费做一次,如需多次做题,请购买搜题卡
立即购买
稍后再说
警告:系统检测到您的账号存在安全风险

为了保护您的账号安全,请在“赏学吧”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!

微信搜一搜
赏学吧
点击打开微信
警告:系统检测到您的账号存在安全风险
抱歉,您的账号因涉嫌违反赏学吧购买须知被冻结。您可在“赏学吧”微信公众号中的“官网服务”-“账号解封申请”申请解封,或联系客服
微信搜一搜
赏学吧
点击打开微信