下面关于Cache的叙述,错误的是()A、高速缓冲存储器简称CachEBCache处于主存与CPU之间C、程序访问
下面关于Cache的叙述,错误的是()
A、高速缓冲存储器简称CachE
BCache处于主存与CPU之间
C、程序访问的局部性为Cache的引入提供了理论依据
D、Cache的速度远比CPU的速度慢
下面关于Cache的叙述,错误的是()
A、高速缓冲存储器简称CachE
BCache处于主存与CPU之间
C、程序访问的局部性为Cache的引入提供了理论依据
D、Cache的速度远比CPU的速度慢
第1题
● 下面关于 Cache(高速缓冲存储器)的叙述, “ (9) ”是错误的。
(9)
A. 在体系结构上,Cache 存储器位于主存与 CPU之间
B. Cache 存储器存储的内容是主存部分内容的拷贝
C. 使用 Cache 存储器并不能扩大主存的容量
D. Cache 的命中率只与其容量相关
第2题
下面关于(Cache(高速缓冲存储器)的叙述,______是错误的。
A.在体系结构上,Cache位于主存与CPU之间
B.Cache存储的内容是主存部分内容的复制副本
C.使用Cache并不能扩大主存的容量
D.Cache的命中率只与其容量相关
第3题
A.在体系结构上,Cache存储器位于主存与CPU之间
B.Cache存储器存储的内容是动态更新的
C.使用Cache存储器并不能扩大主存的容量
D.Cache的命中率只与其容量相关
第4题
A.采用超标量结构
B.L1 Cache分成指令Cache和数据Cache
C.浮点寄存器的位数是32位
D.工作模式有实模式、保护模式、虚拟8086模式和系统管理模式4种
第5题
对使用Pentium 4作为CPU的PC机来说,下面关于Cache的叙述中错误的是()。
A.L1 Cache与CPU制作在同一个芯片上
B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率
C.CPU访问Cache时,若“命中”,则不需插入等待状态
D.Cache是CPU和DRAM主存之间的高速缓冲存储器
第6题
A.在体系结构上,Cache存储器位于主存与CPU之间
B.Cache存储器存储的内容是主存部分内容的拷贝
C.使用Cache存储器并不能扩大主存的容量
D.Cache的命中率只与其容量相关
第7题
下面是关于CPU与主存储器之间的Cache的叙述,其中错误的是______。
Ⅰ) Cache中存放的只是主存储器中某一部分内容的映像
Ⅱ) Cache能由用户直接访问
Ⅲ) 位于主板上的L2 Cache要比与CPU封装在一起的L2 Cache速度快
Ⅳ) 位于主板上的L2 Cache要比与CPU做在同一基片上的L2 Cache速度快
A.Ⅱ+Ⅲ+Ⅳ
B.Ⅰ+Ⅱ+Ⅲ
C.Ⅰ+Ⅲ+Ⅳ
D.Ⅰ+Ⅱ+Ⅲ+Ⅳ
第8题
下面关于PC存储器的叙述中,错误的是______。
A) 与主存储器相比,Cache的容量小,速度快
B) 1根内存条上有1个或多个DRAM芯片
C) 每台PC只能安装一块硬盘
D) Flash Memory既能读也能写
第9题
下面关于三星公司基于ARM9内核的S3C2410嵌入式微处理器芯片的叙述中,错误的是()。
A.S3C2410包含32位嵌入式微处理器
B.内部具有分离的指令Cache和数据Cache
C.高速组件和低速外设接口均采用AHB总线
D.内部集成了存储器控制器
第10题
A.CPU是决定计算机性能的主要部件
B.CPU能直接从内存储器中读取数据
C.CPU能直接从外存中读取数据
D.CPU能直接从Cache中读取数据
为了保护您的账号安全,请在“赏学吧”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!